一、 概述 AD1672是美國ADI公司近推向市場的一種新型單片式模數轉換器(ADC)。片上含有4個高性能采樣保持放大器(SHA)和4個閃爍式ADC及電壓基準。它采用4級流水線結構,輸出帶有誤差修正邏輯電路,并采用BiCMOS工藝,從而保證在3MSPS采樣速度下12位精度,在整個工作溫度范圍內不失碼。由于AD1672輸入SHA具有快速建立特性,所以它既適合從負滿度到正滿度電壓逐次切換多通道系統,又適合輸入頻率高達奈奎斯特速率的單通道采樣。 AD1672具有寬頻帶輸入、單電源供電、低功耗和低價格等特點,非常適用于通信、圖象處理和醫療設備新電路設計。 AD1672采用28腳PLCC封裝,工作溫度范圍為-40~+85°C,其引腳排列見圖1,引腳功能說明見表1。
圖1 AD1672引腳排列
類型:AI—模擬輸入;DI—數字輸入;P—電源; AO—模擬輸出;DO—數字輸出。
表1 AD1672引腳功能說明
二、工作原理AD1672采用4級流水線閃爍式(flash),又稱并行式模數轉換結構(見圖2)。
圖2 AD1672 結構框圖
4級閃爍式ADC的分辨率分別為4,4,3和4位,其中每兩級之間重疊1位用來誤差修正。用低噪聲SHA采集滿度值,單端輸入在167ns內具有12位精度。AD1672的工作過程,首先級閃爍式ADC對輸入信號進行4位近似轉換,同時利用第1級數模轉換器(DAC)將這4位數字量轉換成對應的精確模擬量。再從第1級SHA輸出的模擬量減去第1級DAC產生的模擬量得到一個殘差。然后,第2級SHA對這個殘差進行采樣和保持,第2級ADC對此進行4位近似轉換,同樣利用第2個DAC得到第2級殘差。一但第2級SHA進入保持方式,第1級SHA便返回到采樣方式,以采集新的輸入信號。第3級轉換與第1級和第2級類似,也由一個SHA,一個ADC和一個DAC構成,不同之處分辨率不是4位而是3位。第4級,即一級轉換僅由1個4位閃爍式ADC構成,完成終殘差的模數轉換。在修正邏輯單元,累計4級閃爍式ADC構成15位輸出,但由于在累計過程中采用了適當的誤差修正方法,使終輸出字為12位。數字輸出連同超量程指示(OTR)都被鎖存到輸出緩沖器以驅動輸出引腳。
由于AD1672結構的每一級都有一個附加的SHA,所以允許流水線轉換。實際上這種模數轉換器是由多級輸入,同時轉換,通過串行鏈方式完成四級轉換過程。這表明,雖然這種轉換器在每個時鐘周期都具有捕獲新輸入信號的能力,但要完成全部轉換并且在輸出端呈現數字量,實際上只用2 1/2個時鐘周期。這種“流水線延遲(Pipeline delay)”在許多應用中它并不引人注意,只是在有些情況下才考慮這個問題。例如,在高速反饋環路要求使用ADC的一些場合,只有提供一個理想的數字輸出結果,才能對其輸入信號進行補償(例如,視頻應用中的失調校準或零點恢復)。在這種情況下,在計算環路穩定性時,必須考慮通過流水線引起的時鐘延時。另外,由于轉換器同時在3個轉換器上工作,所以在轉換過程的主要交接處(例如,電源或基準引起的大的尖峰毛刺)會使3個采樣數據變壞。應當說明,AD1672存在一個小的時鐘速率,低于這個小值,SHA的頂降率會使流水線信號變壞,這個小時鐘速率在25°C 時為20kHz。通常時鐘速率選取3MHz。
AD1672的內部定時控制電路利用了時鐘的上升沿和下降沿。AD1672在時鐘輸入的上升沿對模擬輸入信號采樣。當時鐘處于低電平期間(處于時鐘下降沿和上升沿之間),輸入SHA處于采樣方式;當時鐘處于高電平期間,則SHA處于保持方式。由于這種器件利用時鐘上升沿和下降沿定時,所以僅在時鐘上升沿,抖動才很明顯。
三、應用
1.模擬輸入
AD1672等效模擬輸入電路如圖3所示,其中輸入SHA及其輔助電阻網絡很容易接成單極性(0~2.5V或0~5.0V)或雙極性(-2.5~+2.5V),見圖4。AD1672標稱輸入電阻RIN,對于 2.5 V輸入范圍為2kΩ,對于5.0V輸入范圍為4kΩ。
圖3 等效模擬輸入電路
圖4 輸入范圍選擇 AD1672雖然是單電源+5V供電,但同樣可用于交流輸入信號,見圖5。
由于耦合電容器與AD1672的輸入阻抗構成一階高通濾波器,-3dB轉折頻率f−3dB計算公式為f−3dB= 1 (2 ×π × RIN × CEQ ) ,其中RIN 為不同接法時的輸入阻抗;CEQ 為耦合電容器C1與C2的并聯值。應當注意的是,C1一般使用大的電 解電容或鉭電容,有利于在高頻段導通。又并聯一個小陶瓷電容C2,使其在很寬的頻率范圍內在低頻段仍然保持低阻抗特性。一般C1取10μF,C2取0.1~1.0μF。在直流耦合應用中,推薦使用緩沖放大器驅動AD1672的輸入。一般選用高速、寬頻帶視頻運算放大器。由于緩沖放大器與AD1672的輸入電阻的相互作用,任何源電阻都要對增益誤差和失調誤差有影響。在直流精密測量應用中,調整電路實例請見AD1672的產品說明。對于使用電源電壓大于6.5V的放大器,在AD1672的輸入端推薦使用箝位電路。當出現故障時,它可使輸入電壓箝位到6.5V。
基準電壓 AD1672的標稱基準輸出電壓相對基準地(REFCOM)為2.5V。基準輸入(REFIN)引腳可以接到基準輸出(REFOUT)引腳,也可接到高精度2.5V外部基準電壓源(例如AD780B,REF192E,REF43B)。AD1672內部含有+2.5V曲率補償帶隙基準,雖然其值和溫漂系數都經過激光修整,但在REFOUT與REFCOM引腳之間必須接一個1μF以上的補償電容器。該基準源可提供負載電流為500μA,對于外接負載電流大于500μA情況下,需要外接緩沖放大器或上拉電阻器。
數字輸出 AD1672在不同的輸入方式下輸出的數據形式不同:對于單極性輸入,輸出數據是直接的二進制碼;對于
雙極性輸入,輸出數據是偏移二進制碼。當數字輸出驅動電源(DRVDD)引腳分別接+5V或+3.3V時,可使AD1672 CMOS數字輸出驅動器接口分別適合+5V或3.3V邏輯電路。雖然AD1672可以提供足夠大的輸出電流來驅動范圍很寬的邏輯電路,但是大的驅動電流會產生電源引起的毛刺,影響S/(N+D)性能。當AD1762驅動大的容性
負載或大的扇出時,在DRVDD 與V DD 引腳上都應外接去耦電容。在數據終端,需要外部緩沖器或鎖存器,例如SN74HC541,74HC541。
超量程
當模擬輸入電壓超過輸出范圍(0~+2.5V,0~+5.0V,±2.5V)時,會產生超量程現象。AD1672提供超量程(OTR)輸出引腳,指示超量程,利用OTR引腳和位(MSB)的與非邏輯結果可確定欠量程(低電平)和超量程(高電平)狀態。
增益誤差和失調誤差調整
AD1672的增益誤差、失調誤差和線性誤差出廠時已經調整到小,但是有些應用仍需要通過外部調整將增益誤差和失調誤差調整到零。因為這兩種誤差相互影響,所以需要反復調整。利用OTR引腳,監控它的輸出可分別在負滿度-FS和正滿度+FS兩種情況下將其調整到1/2 LSB范圍內,具體調整電路請見AD1672產品說明。
接地與電源去耦
適當地接地與去耦是高速、高分辯率數據采集系統的基本設計要求。AD1672的特點是將模擬電源、數字電源和地都分開,使系統模擬地和數字地電路電流得到管理。通常模擬電源和數字電源都應分別對地接去耦電容,并應盡量靠近接地端。對于數字輸出端呈現大的容性負載(通常每引腳為20pF),在DRVDD引腳對數字地應接一個0.1μF陶瓷電容器。有關AD1672的詳細應用情況,包括模數轉換接口板的電路設計和印制線路板的布線,請參見AD1672產品說明。
參考文獻
Analog Devices Inc.,Complete 12 Bit,3MSPS Monolithic A/D Converter, Da ta Sheet,1996