絕大多數PCB是精通PCB器件的工作原理和相互影響以及構成電路板輸入和輸出的各種數據傳輸標準的原理圖設計師與可能知道一點甚至可能一點也不知道將小小的原理圖連線轉換成印刷電路銅線后將會發生什么的專業版圖設計師相互合作的成果。通常,對終電路板的成敗負責的是原理圖設計師。但是,原理圖設計師對的版圖技術懂得越多,避免出現重大問題的機會就越多。
如果設計中含有高密度的FPGA,很可能會有許多挑戰擺放在精心設計的原理圖前面。包括數以百計的輸入和輸出口數量,超過500MHz(某些設計中可能更高) 的工作頻率,以及小至半毫米的焊球間距等,這些都將導致設計單元之間產生不應有的相互影響。
并發開關噪聲
個挑戰很可能就是所謂的并發開關噪聲(SSN)或并發開關輸出(SSO)。大量的高頻數據流將在數據線上產生振鈴和串擾之類的問題,而電源和地平面上也會出現影響整個電路板性能的地線反彈和電源噪聲問題。