1. gzyueqian
      13352868059
      首頁 > 新聞中心 > > 正文

      WIMAX系統中PCI接口的設計與實現

      更新時間: 2009-08-10 08:55:31來源: 粵嵌教育瀏覽量:1441

       WiMAX是基于IEEE 802.16標準的寬帶無線接入城域網技術,根據IEEE 802. 16標準,用Verilog HDL設計了PCI接口電路。

             并在FPGA上實現了PCI接口的功能,重點描述了狀態機控制模塊的設計和仿真結果,使用EDA技術提高了開發速度,滿足了系統的要求。

            1.   引言

            隨著計算機控制技術在各個領域的深入應用,為計算機與被控設備之間提供方便、實用通信方法的PCI(Peripheral Component Interconnection)總線接口成為必不可少的接口部件,其主要功能是完成用戶設備與PCI總線間的信息傳送接口。

           使用可編程器件進行PCI接口的設計,可以將其他用戶邏輯與PCI接口邏輯集成在一個芯片上,提高系統的開發速度,縮短二次開發周期、降低成本,提高系統的集成度和可靠性。

            以下是在進行WiMAX(World Interoperability for Microwave Access)的SOC系統開發時,按照PCI總線2.2版本的規范,根據PCI總線傳輸時序來進行狀態機構造,所設計的PCI總線接口既可支持PCI常規傳輸,也可支持PCI猝發(burst)傳輸。

            2.   WiMAX系統構成

           2.1 WiMAX硬件系統構成

           IEEE802.16協議由MAC(鏈路)子層和PHY (物理)子層構成,WiMAX系統的硬件構成如圖1所示,其中物理子層對基帶信號進行處理,也即圖中的‘基帶’模塊(BB: Base Band),該模塊的功能是進行編碼/解碼、同步、帶寬請求、IFFT / FFT(快速傅立葉變換/反變換)、交織/反交織等處理;圖1中的其余部分與軟件系統一起構成MCA子層,其主要功能是入網注冊、獲取鏈路參數、測距、基本能力協商等配置管理工作以及QoS(quality of Service) 。

            終端通過PCI總線與工作站進行通信,也可以通過自主開發的射頻天線系統進行無線傳輸。終端以無線方式與基站進行通信,而基站與基站之間通過Internet進行通信。

           2.2 WiMAX硬件系統設計過程

      圖1  WiMAX硬件系統構成
       

             在進行系統設計時,首先根據系統的功能和現有條件進行合理的軟硬件功能劃分,然后按照自頂向下的方法進行軟件和硬件系統的協同設計,硬件系統由圖1所示的各中層模塊構成,在此基礎上再對各部分進行細分,直至底層各子模塊的功能全部描述完畢。然后運用EDA技術,使用Verilog HDL語言進行各底層模塊、中層模塊直至頂層模塊的綜合功能設計、功能模擬和定時分析,通過仿真后下載到FPGA芯片中進一步進行功能驗證和參數測試,然后進行后端版圖的設計、直至流片成功。因篇幅所限下面只介紹系統中PCI模塊的設計仿真過程。

             3.PCI總線接口模塊設計

             3.1  PCI接口系統的功能模塊構成

             PCI接口由如下子模塊構成:地址檢查模塊、glue模塊、校驗模塊、數據retry模塊、空間配置計數模塊、狀態機模塊及外部三總線邏輯。

             地址檢查模塊用來檢查接受到的地址是否在配置空間所配置的地址范圍之內;glue模塊在地址有效期間鎖存來自總線的PCI命令和地址信息,以備后用;校驗模塊在讀周期產生校驗位,以確定所接受到的數據是否正確;數據retry模塊在PCI應答了一個沒有READY(未準備好)的讀/寫操作時,PCI設備retry數據(保持總線),直到計數器超時;PCI接口的核心模塊是空間配置模塊和狀態機模塊。空間配置模塊提供一套現行的、可預見的系統配置機構的配置措施,使之實現完全的設備再定位而無需用戶干預進行安裝、配置和引導,并由與設備無關的軟件進行系統地址映射,以支持即插即用功能;狀態機控制保證了板卡能按正常的PCI時序工作,是PCI接口的核心部分。

             3.2  PCI總線控制器狀態機模塊的設計及實現

             狀態機模塊包含了所有PCI狀態機的狀態轉移和實現,在一個給定的PCI操作期間,狀態機由IDLE狀態經三條可能的路徑到達其它狀態。根據地址周期PCI_CBE_l和PCI_IDESL上的值來決定是什么操作:配置空間的讀寫、內存和I/O的讀或寫。PCI設備的狀態機及轉移圖如圖2所示。因篇幅限制,狀態名、狀態變量說明參考如下verilog代碼注


      圖2 狀態轉移圖

       
       module state_machine (devsel_l, …);

        output devsel_l;         // 三態輸入

        output trdy_l;            // 三態輸入

        output stop_l;            //三態輸入

        output pci_ad_oe;      // PCI 地址線的使能信號

        output dts_oe;           // the devsel, trdy_l, stop_l (dts)信號的使能控制信號

        output par_oe;          // 校驗使能控制信號

        output bk_oe;           // 用戶端數據線的使能控制信號

        output pci_ad_en;      // PCI 地址啟動寄存器的時鐘使能信號

        output abort_sig;       // 設置abort信號狀態寄存器位

      output data_write_l;   // 數據寫信號,用作pci_clk 信號到用戶端設備的時鐘使能

        output count_rst_l;    // 重試計數器的復位信號

        output count_en_l;           // 重試計數器的時鐘使能信號

        output base_region0_l;   // 片選信號

        output base_region1_l;   //片選信號

        output data_read_l;       // 用戶端設備讀信號

        output be_oe;               // 用戶端口字節使能信號

        input hit_ba0_l;            // 用于說明PCI地址在base address 0

        input hit_ba1_l;            //用于說明PCI地址在base address 1

        input pci_frame_l;        // pci_frame_l 信號

        input pci_idsel;             // pci_idsel 信號

        input pci_irdy_l;           // pci_irdy 信號

        input [31:0] pci_ad;      // 原始的pci 地址數據線

        input [3:0] pci_cbe_l;    // 命令/字節使能信號

        input data_stop_l;        // 用戶端申請中止數據傳輸信號

        input ready_l;              // 用戶準備開始一個傳輸周期

        input retry_l;               // 重試信號

      ……

      endmodule 


      圖3  狀態機模塊仿真圖
       

            狀態機模塊的仿真波形如圖3所示。 PCI總線接口的頂層gdf文件如圖4。

       


      圖4  PCI接口gdf文件
       

            4.結論

            在本設計中,根據PCI總線傳輸時序來進行狀態機構造,用Verilog HDL語言進行功能模塊的設計, 在Modelsim環境下進行模擬仿真和定時分析,所設計的PCI接口時鐘頻率為33MHz, 數據寬度為32位。支持單數據段和突發傳輸兩種方式。提供奇偶校驗生成和奇偶校驗檢測, 實現16個雙字的PCI 配置空間寄存器, 支持配置空間的讀與寫、I/O 讀寫、存儲器讀與寫等PCI總線命令,滿足了WiMAX系統的通信要求。

           

      免費預約試聽課

      亚洲另类欧美综合久久图片区_亚洲中文字幕日产无码2020_欧美日本一区二区三区桃色视频_亚洲AⅤ天堂一区二区三区

      
      

      1. 日韩精品亚洲专区在线播放 | 亚洲天堂久久精品 | 亚洲v在线观看v | 免费偷拍一区2区三区 | 亚洲日韩欧美在线综合 | 亚洲大型AV一区二区三区 |