1. gzyueqian
      13352868059
      首頁 > 新聞中心 > > 正文

      Synplicity為HAPS ASIC原型設計系統增添新成員HAPS-51

      更新時間: 2007-09-26 16:55:36來源: 粵嵌教育瀏覽量:552

             創新型IC設計與驗證解決方案供應商Synplicity有限公司日前宣布為HAPS(High-performance ASIC Prototyping System)產品系列增添新成員HAPS-51。HAPS-51采用FPGA陣列Xilinx Virtex-5 LX330和板上存儲器,加快了ASIC驗證的速度。先前的HAPS系統在存儲器存取方面采用子板,而的HAPS-51則采用位于板上并靠近FPGA器件的存儲器。因此,HAPS-51系統提供了一種低成本、高性能的原型設計解決方案,能顯著縮短當前極具挑戰性的SoC設計的開發時間。HAPS系統是Synplicity功能強大的Confirma全速ASIC/ASSP驗證平臺的核心。
             HAPS-51系統采用模塊化的可延伸架構,提供了專為滿足SoC設計人員和軟件開發人員需求而設計的多種有效功能與特性。與所有HAPS系統一樣,HAPS-51也采用HapsTrak標準,這是一系列有助于確保前后代HAPS主板間及子板間進行互連與擴展的引腳布局和機械特性標準。FPGA與板上DDR2存儲器模塊緊密相連,可實現靈活高速的存儲器存取,這使HAPS-51成為適合SoC設計的一款支持嵌入式處理器和較大軟件內容的獨特驗證平臺。與所有HAPS-50系統一樣,HAPS-51也采用可編程時鐘發生器,支持監控和自檢測特性以及遠程配置與設置功能。此外,多塊功能板可以疊加或互聯,以支持眾多尺寸的ASIC、ASSP或SoC設計。
             Synplicity負責硬件平臺部的總經理Lars-Eric Lundgren指出:“我們直接響應于客戶的需求,設計了存儲器與FPGA直接相連的HAPS系統。HAPS-51系統的獨特特性結合Synplicity的FPGA綜合技術與調試軟件為設計小組提供了一款出色的解決方案,從而可滿足當前、復雜設計方案的驗證需求?!?BR>       關于HAPS
             HAPS(高性能ASIC原型設計系統)是一款基于FPGA的高性能、高容量ASIC原型設計和仿真系統。HAPS是一種模塊化的系統,采用多個FPGA主板以及標準或定制子板,可以多種方式疊加。標準子板的功能豐富,其中包括視頻處理;支持多種類型的存儲器;可接口于以太網、USB、PCI Express以及ARM代碼模塊。
             關于Confirma
             Synplicity的Confirma平臺是一款高度集成、簡便易用、綜合而全面的全速ASIC/ASSP驗證工作流程,能顯著加速ASIC、ASSP以及SoC設計的功能驗證。Confirma平臺包括Certify多FPGA實施工具、HAPS以及采用TotalRecall技術的Identify Pro可視化和調試軟件。上述工具相互配合使用,將實現目前高性能的ASIC和ASSP驗證平臺。

      免費預約試聽課

      亚洲另类欧美综合久久图片区_亚洲中文字幕日产无码2020_欧美日本一区二区三区桃色视频_亚洲AⅤ天堂一区二区三区

      
      

      1. 日本免费爽视频 | 日本中文字幕二区区精品 | 日本特黄特大视频 | 亚洲欧洲日韩国产 | 天天影视综合网色综合国产 | 亚洲欧洲日本精品 |