另外,杰爾還采用了Incisive Palladium系列用于它綜合設計中的硬件加速及仿真。Palladium產品通過快速鑒別出硅前階段的系統級瑕疵來減少風險,使設計團隊能增加他們的研制效率并提高質量和設計的可預測性以確保一次晶片和軟件設計的成功。
杰爾系統前端業務副總裁王海表示,“由于杰爾持續提供具有空前價值的解決方案,我們一直在尋找能幫助我們的客戶適應當今稀缺市場機會的技術。我們選擇Cadence產品以滿足我們定制、模擬/混合信號電路設計的需要,因為它先進的設計方法能為我們的設計團隊提供的不僅是晶片的產生速度同時還有精確性。我們選擇Incisive Palladium系列也是由于它能提供驗證大型復雜芯片的快和有效的方法。Cadence科技使我們能明顯減少我們的設計時間并從根本上達到我們提前上市的目標。”
Cadence產品營銷兼公司副總裁查理·吉奧格第表示,“客戶定制設計師們今天面對的主要挑戰如經濟性、設計的復雜性、系統測試和物理效應等對上市時間都具有很大影響。我們的定制設計解決方案兼具了組織嚴密的設計的速度與顛覆性方法的硅精度來有效解決所有這些問題。我們基于處理器的加速/仿真技術及正交解決方案可確保杰爾在硅產生前發現潛在昂貴的硬件、軟件及系統級錯誤。”
Virtuoso平臺是一個幫助使設計團隊能交付符合規格并配合進度的硅晶片的綜合系統。它包括一個設計要求驅動的環境、多模式的模擬、加速的版圖設計、硅分析、以及一個全芯片集成環境。
Incisive Palladium系列可在一個單一的系統內產生硬件的加速和在線模擬。Palladium硬件提供了高生產能力(運行時執行、靈活調試和快速編譯)的系統級驗證容量、可升級能力和一個的包括交換和基于斷言的加速解決方案的驗證環境。